[ibis] Asian IBIS Summit (Taipei) - Agenda

  • From: "Bob Ross" <bob@xxxxxxxxxxxxxxxxx>
  • To: <ibis@xxxxxxxxxxxxx>, <ibis-users@xxxxxxxxxxxxx>
  • Date: Wed, 2 Nov 2016 17:17:53 -0700

All:

 

Attached is the tentative Agenda for a full meeting with 8

presentations.  We look forward to seeing you in Taipei.

 

Registration information is at the end.

 

Lance and Bob

 

------------------------------------------------------------------

 

       A S I A N   I B I S   S U M M I T    I N F O R M A T I O N

 

Time/Date:  8:15 - 16:30, Monday, November 14, 2016

 

Location:   Sherwood Hotel

            111 Min Sheng E Road

            Sec.3, Taipei, Taiwan

 

Rooms:      Ballrooms 3F (3rd Floor, look for signs)

 

Sponsors:   Cadence Design Systems

            IO Methodology

            Peace Giant Corporation

            Synopsys

            Xpeedic Technology

 

------------------------------------------------------------------

 

          I B I S  S U M M I T  M E E T I N G  A G E N D A

 

8:15    SIGN IN

          - Vendor Tables Open at 8:30

 

9:00    WELCOME

          - Mike LaBonte (Chair, IBIS Open Forum)

            (Signal Integrity Software (SiSoft), USA)

 

9:10    IBIS Chair's Report

          Mike LaBonte (Signal Integrity Software (SiSoft), USA)

 

9:40    Case Study: Modeling IBIS for Open_drain True

        Differential Pair Buffer

          Lance Wang* and Liang Yan**

          (*IO Methodology* and **Maxim Integrated, USA)

          [Presented by Lance Wang (IO Methodology, USA)]

 

10:10   Differential Modeling Flow with Series Model in Verilog-A

          Wei-hsing Huang* and Sanjeev Gupta**

          (*SPISim, USA and **Sigintegrity Solutions, India)

          [Presented by Wei-hsing Huang (SPISim, USA)]

10:40   BREAK (Refreshments and Vendor Tables)

 

11:00   IBIS-AMI Model Generation with Quality

          Skipper Liang (Cadence Design Systems, ROC)

 

12:00   FREE BUFFET LUNCH (Hosted by Sponsors)

          - Vendor Tables

 

13:30   Achieving Full System Signal Integrity for High Speed

        Backplane System

          Wenliang Dai (Xpeedic Technology, China)

          [Presented by Zachary Su, (Xpeedic Technology, ROC)]

 

14:00   On-Die Decoupling Model Improvements for IBIS Power

        Aware Models

          Randy Wolff#, Aniello Viscardi##

          (Micron Technology; #USA, ##Italy)

          [Presented by Lance Wang (IO Methodology, USA)]

 

14:30   BREAK (Refreshments and Vendor Tables)

 

14:50   IBISCHK6 V6.1.3 and Executable Model File Checking

          Bob Ross (Teraspeed Labs, USA)

          [Presented by Mike LaBonte

          (Signal Integrity Software (SiSoft), USA)]

 

15:20   Touchstone Conversion Wrapper

          Anders Ekholm (Ericsson, Sweden)

 

15:45   DISCUSSION

 

16:20   CONCLUDING ITEMS

 

16:30   END OF IBIS SUMMIT MEETING

 

------------------------------------------------------------------

 

To Register by November 8, 2016:

 

     Name:

     E-mail address:

 

     Company:

     Top-level Web Link:

 

     Country:

 

   Send to BOTH:

 

     Lance Wang, IO Methodology Inc.   lwang@xxxxxxxxxx

     Bob Ross, Teraspeed Labs          bob@xxxxxxxxxxxxxxxxx

 

 

 

--

 

Bob Ross

Teraspeed Labs

www.teraspeedlabs.com <http://www.teraspeedlabs.com/

bob@xxxxxxxxxxxxxxxxx

Direct: 503-246-8048

Office: 971-279-5325

 

Other related posts: