[SI-LIST] PCIe gen3 Clock Jitter measurement

  • From: Hithesh <hitheshn@xxxxxxxxx>
  • To: SI-List <si-list@xxxxxxxxxxxxx>
  • Date: Mon, 14 May 2018 17:13:40 -0700

Hi Experts,
I'm having some difficulty finding the specs for PCIe gen3 Common clock
jitter.
The spec is 1ps, but I can't find the freq range that its specified for.

For gen1,2 it was simple - 12KHz to 20MHz.

For Gen3, it looks like there are multiple frequency bands- 2-5MHz and
2-10MHz.

Also, how do you measure it. Do you use a Source signal analyzer or use the
compliance base board?

Any help is greatly appreciated.


------------------------------------------------------------------
To unsubscribe from si-list:
si-list-request@xxxxxxxxxxxxx with 'unsubscribe' in the Subject field

or to administer your membership from a web page, go to:
//www.freelists.org/webpage/si-list

For help:
si-list-request@xxxxxxxxxxxxx with 'help' in the Subject field


List forum  is accessible at:
               http://tech.groups.yahoo.com/group/si-list

List archives are viewable at:     
                //www.freelists.org/archives/si-list
 
Old (prior to June 6, 2001) list archives are viewable at:
                http://www.qsl.net/wb6tpu
  

Other related posts: